1. <tt id="5hhch"><source id="5hhch"></source></tt>
    1. <xmp id="5hhch"></xmp>

  2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

    <rp id="5hhch"></rp>
        <dfn id="5hhch"></dfn>

      1. AD6620工作原理及其在中頻數字化直擴接收機中的應用

        時間:2024-05-21 08:54:16 理工畢業論文 我要投稿
        • 相關推薦

        AD6620工作原理及其在中頻數字化直擴接收機中的應用

        軟件無線電的核心思想就是將寬帶A/D盡可能地靠近射頻天線以便將接收到的模擬信號盡可能早地數字化,盡量在統一的硬件平臺上通過不同的軟件來實現無線電臺的各種功能。直接在射頻端實現信號的數字化,現在的器件根本無法滿足后續處理要求,特別是對于直接序列擴頻數字接收機。目前一般采用中頻數字化方案,后端的中頻數字信號處理單元采用可重構性的器件完成信號的處理,系統保留了軟件無線電接收機的通用、靈活、開放等優點。

        AD6620是美國AD公司最近推出的一種數字接收信號處理芯片,功能強大,特別適合于高速信號數字下變頻的實現。

        1 AD6620芯片

        AD6620主要有如下特征:16位線性比特補碼輸入(另加3bit指數輸入);單信道實數輸入模式最大輸入數據速率高達67MSPS,雙信道實數輸入模式與單信道復數輸入模式最大輸入數據速率高達33.5MSPS;具有可編程抽取FIR濾波器與增益控制,抽取率在2~16384之間可編程;輸出具有并行、串行兩種輸出模式,并行模式為16比特補碼輸出。

        AD6620的原理框圖如圖1所示。內部信號處理單元由四個串聯單元組成,分別為:頻率變換單元、二階固定系數梳狀濾波抽取濾波器(CIC2)單元、五階固定系數梳狀濾波抽取濾波器(CIC5)單元和一個系數可編程的RAM系數抽取濾波器(RCF)單元。

        1.1 頻率變換器

        頻率變換器的作用是實現數字下變頻(DDC),頻率變換器由兩個16bit乘法器和32bit的數控振頻器(NCO)組成,數控振蕩器產生的本振信號頻率分辨率可達fSAMP/2 32,可產生(-fSAMP/2~ fSAMP/2)的本振信號。NCO利用數字頻率合成器(DDS),由頻率控制字寄存器、相位控制字寄存器、相位累加器和正弦查找表組成,可以靈活地控制本振信號的振蕩頻率和初始相位。

        為了提高NCO的雜散性能,AD6620提供了相位抖動與幅度抖動選項。

        1.2 CIC2抽取濾波器

        CIC2濾波器是一個固定系數抽取濾波器,最高輸入數據速率為67MHz。抽取率的取值范圍為1~16的整數。當系統時鐘fCLK是輸入數據速率的兩倍或更多倍時,可以通過設置屏蔽此工作模塊,否則最小只能設置為2。

        1.3 CIC5抽取濾波器

        CIC5是一個5階固定參數抽取濾波器,它的濾波特性曲線比CIC2的更為陡峭。CIC5抽取濾波器的抽取率可以取1~32范圍的任何整數值。當抽取率為1時,CIC5被屏蔽。

        1.4 RAM的系數濾波器

        RAM系數濾波器是AD6620中最后一個信號處理功能模塊,它是一個積和形式的、系數可編程的濾波器,簡化框圖如圖2所示。

        數據存儲器I-RAM、Q-RAM存儲了256個有CIC5濾波器輸出的最新復數位采樣值,數據位寬度為20Bit。在同一個時鐘周期,I路和Q路可以使用相同的系數作為濾波器系數進行計算,也可以選用不同的系數進行計算。I、Q路累加器輸出數據位寬為23bit。取抽率可以取1~256的整數值。

        2 AD6620工作參數的配置

        AD6620的初始化可以由外部控制單元通過AD6620的微處理器接口進行,完成工作模式、NCO參數、濾波器參數等的設置。外部控制單元還可以通過微處理器接口對AD6620內部寄存器進行動態的讀寫,實現對AD6620的動態實時控制。外控制單元根據AD6620的輸出結果,通過對AD6620進行動態的控制,完成輸入輸出信號幅度、NCO頻率與相位的調整,實現載波同步以及自動增益控制。

        AD6620的微處理器接口有兩種模式:MODE0與MODE1,二者可以通過mode的管腳進行選擇。在MODE0模式下對內部寄存器進行寫操作工作時序如圖3所示。當一個寫操作執行時,RDY在WR和CS變低后立即變低,直到寫數據完成后的第一個時鐘的上升沿再變高。在寫完一個數據后,CS必須變高后,才能進行下一個數據的寫操作。在MODE1模式下對內部寄存器進行寫操作工作時序如圖4所示。R/W和DS變低后,開始執行一個寫操作時,DTACK在數據已經被鎖存后立即變低,直到DS信號變高后DTACK才變高,完成一個寫操作。

        初始化時如果外部控制單元控制的時鐘比AD6620的主時鐘低,則對時序的要求較低,外部控制單元與AD6620的主時間并不要求同步。如外部控制單元選擇的工作時鐘比AD6620的主時鐘高,則對時序的要求很高,必須注意二者的同步關系,或者外部控制單元進行操作時要插入一些等待周期。

        3 具體應用分析

        在某型號的通信與定位系統中,選用AD6620與FPGA構建了直擴數字化接收機的平臺,其中頻數字化處理單元的組成框圖如圖5。其中AD6620完成數字中頻信號到零中頻的搬移,FPGA完成偽碼的捕獲、跟蹤以及信號的解調,FPGA的選可根據具體需

        【AD6620工作原理及其在中頻數字化直擴接收機中的應用】相關文章:

        廣義Wardrop 原理及其在區域綜合運輸中的應用03-07

        期權原理及其在企業投資決策中的應用03-18

        乘法原理和加法原理及其在哲學、管理學中的應用03-06

        TLC2543在中頻電源中的應用03-07

        公鑰密碼原理及其應用12-27

        小概率事件原理及其應用03-07

        數控衰減器AT-280及其在接收機性能測試中的應用03-19

        淺談小概率事件原理及其應用03-07

        從自動剎車系統的工作原理中闡述應用11-23

        国产高潮无套免费视频_久久九九兔免费精品6_99精品热6080YY久久_国产91久久久久久无码

        1. <tt id="5hhch"><source id="5hhch"></source></tt>
          1. <xmp id="5hhch"></xmp>

        2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

          <rp id="5hhch"></rp>
              <dfn id="5hhch"></dfn>