華為硬件筆試
華為技術有限公司成立于1987年,總部位于中國廣東省深圳市龍崗區。華為是全球領先的信息與通信技術(ICT)解決方案供應商,專注于ICT領域,堅持穩健經營、持續創新、開放合作,在電信運營商、企業、終端和云計算等領域構筑了端到端的解決方案優勢,為運營商客戶、企業客戶和消費者提供有競爭力的ICT解決方案、產品和服務,并致力于實現未來信息社會、構建更美好的全聯接世界。筆試是一種與面試對應的測試,是用以考核應聘者特定的知識、專業技術水平和文字運用能力的一種書面考試形式。
剛剛筆試完成 機考 20分鐘 15道不定項 5道判斷
財經類是按專業選擇筆試題的:建議會計背景不強的同學選擇銷售融資類 相對容易些 主要考金融 國際貿易(很多) 會計
在這里要提醒同志們:
1 、華為昨天下午宣講后晚上12點發的筆試通知,十二點啊!!看啥都來不及了所以大家還是提前準備 筆試是海筆大家投了簡歷就早早準備吧
2 、題是隨機的 大家一定要好好看筆經 重復率非常高啊啊!!!
我綜合我們宿舍的筆試題:
1 四部門GDP的組成: 消費+投資+凈出口+政府支出
2 杜邦分析法的指標
3 項目管理的流程:啟動——計劃——實施——收尾——維護
4 本國通脹順差應采取怎樣的貨幣政策與財政政策
5 商業風險
6 信用證 (考了好幾道)
7 怎樣降低壞賬準備
8 應收裝款回收期 應付賬款
9 短期借款的期限(三個月 六個月 一年)
10 狹義外匯風險定義:匯率風險 利率風險
11 企業風險測量方法:敏感分析法、資產定價法、情景模擬法
12 票據的行為方式:開票 背書 承兌 付款
13 布雷頓森林體系(考的判斷具體忘了)
14 企業會遇到什么風險:利率風險 匯率風險 經營風險 外匯風險(我全選了 不知道對不對)
華為財經筆試經驗(2)
10月9號華為來學校宣講,下午收到筆試通知,10號上午10點筆試,筆試分兩部分,共一個小時。舍友也都收到了,大家時間不一樣。她們都是在下午。聽說總共筆試兩天。
晚上宿舍一起開始準備筆試,在應屆生上找會計財務管理類的筆經,發現題目考的比較雜,點比較細,因為是上機考試所以大家的題目可能都不太一樣。所以就洗洗睡了。
10號上午提前半個小時到考場,發現上一批考試的人到10點還是沒有出來,我們開始自覺排隊。考場的人出來一個我們進去一個,交身份證給hr看一下,然后給你兩個賬號密碼。再自己找座位坐下。
下面說到正題。筆試內容:分兩部分。
第一部分是專業筆試。
我們這次是30道題,時間30分鐘,單選15道(其中專業單選10道,綜合單選5道,不是很確定是否這個比例),不定選15道。 有幾套題目可以選擇,我選的是財務管理類的題目。題目其實比較基礎,考的都是一些基本的知識點,涉及較多的會計和財務知識,較少的稅法,金融等。我有4道 英文題,因為專業英語不太好所以都不太會選。
回憶幾個考到的知識點。1.速動比率涉及到的賬戶有哪些?2.匯率的影響因素有哪些?(全選)3.票據的行為包括哪些?(全選)4.在組合投資時,綜 合資金成本的考慮因素有哪些?5.現金流預測時考慮哪些因素?(英文題,全選)6.經濟效益綜合評價法包括哪幾個?a、指數體系法,b、等分評分法,c、 不等分評分法,d、功效系數法。7.應收賬款的入賬價值包括哪些?(全選)8.哪個機構能夠制定會計的部門規章?我選的財政部。9.一道計算題,考查營業 利潤的計算,很基礎。10.09年變動的增值稅條例,下列哪個選項是這次修改變動的?(回來發現答案應該是全選)11.管理信息系統的英文簡稱是什么? (蒙的MIS)。還有其他的一些財務管理的知識點,不太記得了,比如說凈現值、現金流量等。
總之,雖然做完題目很快,大概15分鐘吧,但是我有蠻多的題目都不太確定答案。悲催的是,回宿舍和舍友回憶時發現,不確定的選項(以上回憶的大多是不 確定的選項,確定的沒印象了)如果全選基本都是對的。所以,我后悔呀,我選的時候糾結啥呀,害怕題目全選的太多,不正常啥的。這就是基礎知識不牢靠,自信 心不夠的表現吧。希望后來的小盆友們吸取經驗教訓——要是不會的就大膽的全選吧,蒙對的概率大多了!
第二部分就是性格測試。
總共36頁,每頁6道題,不限時,建議35分鐘之內做完。這部分我也沒啥好說的,大家如實填寫就好了,也無法知道hr的篩選標準。
希望這個回憶貼能夠對后來的同學們有所幫助,我默默的等待面試通知,不知道會不會等到,大家給我好運吧。如果進了面試再來和大家分享面經。
華為硬件筆試題考點分析
華為筆試每年考點內容不同,下面是華為硬件筆試題解析,根據網友回憶整理,僅供參考。
一 選擇
13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理,網絡,數字信號處理 有關于 1.微分電路 2.CISC,RISC 3.數據鏈路層
二 填空
10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理,網絡,數字信號處理 有關于 1.TIC6000 DSP 2.二極管 3.RISC 4.IIR
三 簡答
1.x(t)的傅立葉變換為X(jw)=$(w)+$(w-PI)+$(w-5) h(t)=u(t)-u(t-2) 問: (1),x(t)是周期的嗎? (2),x(t)*h(t)是周期的嗎? (3),兩個非周期的`信號卷積后可周期嗎?
2.簡述分組交換的特點和不足
四 分析設計
1.波形變換題目 從正弦波->方波->鋸齒波->方波,設計電路
2.74161計數器組成計數電路,分析幾進制的
3.用D觸發器構成2分頻電路
4.判斷MCS-51單片機的指令正確還是錯誤,并指出錯誤原因 (1) MUL R0,R1 (2) MOV A,@R7 (3) MOV A,#3000H (4) MOVC @A+DPTR,A (5) LJMP #1000H ()
5.MCS-51單片機中,采用12Mhz時鐘,定時器T0采用模式1(16位計數器),請問在下面程序中,p1.0的輸出頻率 MOV TMOD,#01H SETB TR0 LOOP:MOV TH0,#0B1H MOV TL0,#0E0H LOOP1:JNB TF0,LOOP1 CLR TR0 CPL P1.0 SJMP LOOP
華為硬件筆試試題
華為硬件題目
一 選擇
1.微分電路
2.CISC,RISC
答:CISC(復雜指令集計算機)和RISC(精簡指令集計算機)是前CPU 的兩種架構。早期的CPU全部是CISC架構,它的設計目的是要用最少的.機器語言指令來完成所需的計算任務。 CISC(Complex Instruction Set Computer)結構有其固有的缺點,CISC 指令集的各種指令中,其使用頻率卻相差懸殊,大約有20%的指令會被反復使用,占整個程序代碼的80%。而余下的80%的指令卻不經常使用,在程序設計中只占20%,顯然,這種結構是不太合理的。RISC 并非只是簡單地去減少指令,而是把著眼點放在了如何使計算機的結構更加簡單合理地提高運算速度上。RISC 結構優先選取使用頻最高的簡單指令,避免復雜指令;將指令長度固定,指令格式和尋地方式種類減少;以控制邏輯為主,不用或少用微碼控制等措施來達到上述目的。
到目前為止,RISC體系結構也還沒有嚴格的定義,一般認為,RISC 體系結構應具有如下特點:
采用固定長度的指令格式,指令歸整、簡單、基本尋址方式有2~3種。
使用單周期指令,便于流水線操作執行。
大量使用寄存器,數據處理指令只對寄存器進行操作,只有加載/ 存儲指令可以訪問存儲器,
以提高指令的執行效率。當然,和CISC 架構相比較,盡管RISC 架構有上述的優點,但決不能認為RISC 架構就可以取代CISC 架構,事實上,RISC 和CISC 各有優勢,而且界限并不那么明顯,F代的CPU 往往采CISC 的外圍,內部加入了RISC 的特性,如超長指令集CPU 就是融合了RISC 和CISC 的優勢,成為未來的CPU 發展方向之一
華為硬件筆試技術題目
一 填空 10小題
單相整流的方式,全波,半波  ,_____fir數字濾波器的名稱    正弦波電流的有效值  ram的數據線的條數
10進制和16進制的換算  絕對可積和頻譜存(好像是)在的關系
二 單選 
大概包括 數電模電的一些知識,跟填空題考的.內容差不多
記得的有放大器電路中rb的作用  構成線與邏輯的門電路 risc的處理器 三極管開關模式的開關分別工作在哪個模式下 隨著溫度的降低三極管里面的電流怎么樣子變化 地址 數據總線等等
三 多選
這部分要難一些,恩
記得的題目很少,等我記起了之后再補充,只記得一個金屬殼電阻容易發生的問題是什么,不懂做 
還有pll的組成  負反饋的作用 檢波電路的組成  競爭冒險的處理  幾種總線的問題 i2c pci rs323
rs485 吧,題目考什么記不得了
華為硬件筆試題
13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理
,網絡,數字信號處理
有關于
1.微分電路
2.CISC,RISC
3.數據鏈路層
二 填空
10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理
,網絡,數字信號處理
有關于
1.TIC6000 DSP
2.二極管
3.RISC
4.IIR
三 簡答
1.x(t)的傅立葉變換為X(jw)=$(w)+$(w-PI)+$(w-5)
h(t)=u(t)-u(t-2)
問: (1),x(t)是周期的'嗎?
(2),x(t)*h(t)是周期的嗎?
(3),兩個非周期的信號卷積后可周期嗎?
2.簡述分組交換的特點和不足
四 分析設計
1.波形變換題目
從正弦波->方波->鋸齒波->方波,設計電路
2.74161計數器組成計數電路,分析幾進制的
3.用D觸發器構成2分頻電路
4.判斷MCS-51單片機的指令正確還是錯誤,并指出錯誤原因
(1) MUL R0,R1
(2) MOV A,@R7
(3) MOV A,#3000H
(4) MOVC @A+DPTR,A
(5) LJMP #1000H ()
5.MCS-51單片機中,采用12Mhz時鐘,定時器T0采用模式1(16位計數器),請問在下面程序中,
p1.0的輸出頻率
MOV TMOD,#01H
SETB TR0
LOOP:MOV TH0,#0B1H
MOV TL0,#0E0H
LOOP1:JNB TF0,LOOP1
CLR TR0
CPL P1.0
SJMP LOOP
華為硬件工程師筆試題
1、基爾霍夫定理的內容是什么?(仕蘭微電子)
基爾霍夫定理包括電流定律和電壓定律。
電流定律(KCL):在集總電路中,任何時刻,對任一結點,所有流出結點的支路電流的代數和恒等于零。
電壓定律(KVL):在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數和恒等于零。
2、平板電容公式(C=εS/4πkd)。(未知)
3、最基本的如三極管曲線特性。(未知)
4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子)
5、負反饋種類(電壓并聯反饋,電流串聯反饋,電壓串聯反饋和電流并聯反饋);
負反饋的優點:(未知)
穩定放大倍數;
改變輸入電阻——串聯負反饋,增大輸入電阻;并聯負反饋,減少輸入電阻;
改變輸出電阻——電壓負反饋,減少輸出電阻;電流負反饋,增大輸出電阻;
有效地擴展放大器的通頻帶;
改善放大器的線性和非線性失真。
6、放大電路的頻率補償的目的是什么,有哪些方法?(仕蘭微電子)
頻率補償目的就是減小時鐘和相位差,使輸入輸出頻率同步
很多放大電路里都會用到鎖相環頻率補償電路
7、頻率響應,如:怎么才算是穩定的,如何改變頻響曲線的幾個方法。(未知)
8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)
9、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放大器),優缺 點,特別是廣泛采用差分結構的原因。(未知)
10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知)
華為硬件研發筆試題
【華為硬件筆試題1】
一 選擇 13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理,網絡,數字信號處理
1.微分電路
2.CISC,RISC
3.數據鏈路層
二 填空 10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理,網絡,數字信號處理
1.TIC6000 DSP
2.二極管
3.RISC 4.IIR
三 簡答
1.x(t)的傅立葉變換為X(jw)=$(w)+$(w-PI)+$(w-5) h(t)=u(t)-u(t-2)
問: (1),x(t)是周期的嗎? (2),x(t)*h(t)是周期的嗎? (3),兩個非周期的信號卷積后可周期嗎?
2.簡述分組交換的特點和不足
四 分析設計
1.波形變換題目從正弦波->方波->鋸齒波->方波,設計電路
2.74161計數器組成計數電路,分析幾進制的
3.用D觸發器構成2分頻電路
4.判斷MCS-51單片機的指令正確還是錯誤,并指出錯誤原因 (1) MUL R0,R1 (2) MOV A,@R7 (3) MOV A,#3000H (4) MOVC @A+DPTR,A (5) LJMP #1000H () 5.MCS-51單片機中,采用12Mhz時鐘,定時器T0采用模式1(16位計數器),請問在下面程序中,p1.0的輸出頻率 MOV TMOD,#01H SETB TR0 LOOP:MOV TH0,#0B1H MOV TL0,#0E0H LOOP1:JNB TF0,LOOP1 CLR TR0 CPL P1.0 SJMP LOOP
華為硬件招聘筆試技術題目
單相整流的方式,全波,半波 ,_____fir數字濾波器的名稱 正弦波電流的有效值 ram的數據線的
條數
10進制和16進制的換算 絕對可積和頻譜存(好像是)在的關系
還有什么記不得了,哈哈
二 單選
大概包括 數電模電的一些知識,跟填空題考的內容差不多
記得的有放大器電路中Rb的作用 構成線與邏輯的門電路 risc的處理器 三極管開關模式的開關分別
工作在哪個模式下 隨著溫度的降低三極管里面的電流怎么樣子變化 地址
數據總線等等
三 多選
這部分要難一些,恩
記得的題目很少,等我記起了之后再補充,只記得一個金屬殼電阻容易發生的'問題是什么,不懂做
還有pll的組成 負反饋的作用 檢波電路的組成 競爭冒險的處理 幾種總線的問題 i2c pci rs323
rs485 吧,題目考什么記不得了
四 分析題
1 一個時序邏輯電路, 先由2選一數據選擇器選擇信號輸入,然后進入d觸發器,輸,Pt`u"_2]
出結果再反向進入d觸發器,輸出結果為y,然后根據二選一的幾個輸入和cp脈沖的波形
畫出y的波形
2 一個集成運放,正端輸入vin和電阻,并在正端接穩壓管,負端兩個等值電阻,一個接地一個反饋
,電阻大小等值,求輸出電壓
記得的就這么多,其他的都不記得了,恩
祝大家好運 :)
華為硬件筆試試題
華為硬件題目
一 選擇
1.微分電路
2.CISC,RISC
答:CISC(復雜指令集計算機)和RISC(精簡指令集計算機)是前CPU 的兩種架構。早期的CPU全部是CISC架構,它的設計目的是要用最少的'機器語言指令來完成所需的計算任務。 CISC(Complex Instruction Set Computer)結構有其固有的缺點,CISC 指令集的各種指令中,其使用頻率卻相差懸殊,大約有20%的指令會被反復使用,占整個程序代碼的80%。而余下的80%的指令卻不經常使用,在程序設計中只占20%,顯然,這種結構是不太合理的。RISC 并非只是簡單地去減少指令,而是把著眼點放在了如何使計算機的結構更加簡單合理地提高運算速度上。RISC 結構優先選取使用頻最高的簡單指令,避免復雜指令;將指令長度固定,指令格式和尋地方式種類減少;以控制邏輯為主,不用或少用微碼控制等措施來達到上述目的。
到目前為止,RISC體系結構也還沒有嚴格的定義,一般認為,RISC 體系結構應具有如下特點:
采用固定長度的指令格式,指令歸整、簡單、基本尋址方式有2~3種。
使用單周期指令,便于流水線操作執行。
大量使用寄存器,數據處理指令只對寄存器進行操作,只有加載/ 存儲指令可以訪問存儲器,
以提高指令的執行效率。當然,和CISC 架構相比較,盡管RISC 架構有上述的優點,但決不能認為RISC 架構就可以取代CISC 架構,事實上,RISC 和CISC 各有優勢,而且界限并不那么明顯,F代的CPU 往往采CISC 的外圍,內部加入了RISC 的特性,如超長指令集CPU 就是融合了RISC 和CISC 的優勢,成為未來的CPU 發展方向之一
華為公司應聘硬件筆試題
一 填空 10小題
單相整流的方式,全波,半波 ,_橋式_
fir數字濾波器的名稱 正弦波電流的有效值 ram的數據線的條數
10進制和16進制的換算 絕對可積和頻譜存(好像是)在的關系
二 單選
大概包括 數電模電的一些知識,跟填空題考的內容差不多
記得的有放大器電路中Rb的作用 構成線與邏輯的門電路 risc的處理器 三極管開關模式的開關分別工作在哪個模式下 隨著溫度的降低三極管里面的電流怎么樣子變化 地址數據總線等等
三 多選
這部分要難一些,
記得的題目很少,等我記起了之后再補充,只記得一個金屬殼電阻容易發生的問題是什么,不懂做 還有pll的組成 負反饋的作用 檢波電路的組成 競爭冒險的處理 幾種總線的問題 i2c pci rs323 rs485 吧,題目考什么記不得了~
四 分析題
1 一個時序邏輯電路, 先由2選一數據選擇器選擇信號輸入,然后進入d觸發器,輸出結果再反向進入d觸發器,輸出結果為y,然后根據二選一的幾個輸入和cp脈沖的波形畫出y的波形。
2 一個集成運放,正端輸入vin和電阻,并在正端接穩壓管,負端兩個等值電阻,一個接地一個反饋,電阻大小等值,求輸出電壓v0
填空題
1、電阻、電容、電感組成的是 分立元件 電路。
2、集總電路中電容只 存儲 能量,電感只 能量。
3、給補碼求原碼。
4、差模和共模。
5、x86中內存地址求物理地址。
華為硬件筆試題
一 選擇
13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理 ,網絡,數字信號處理有關于
1.微分電路
2.CISC,RISC
3.數據鏈路層
二 填空
10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數字電路,信號與系統,微機原理 ,網絡,數字信號處理有關
1.TIC6000 DSP
2.二極管
3.RISC
4.IIR
三 簡答
1.x(t)的傅立葉變換為X(jw)=$(w) $(w-PI) $(w-5) h(t)=u(t)-u(t-2)
問:
(1),x(t)是周期的.嗎?
(2),x(t)*h(t)是周期的嗎?
(3),兩個非周期的信號卷積后可周期嗎?
2.簡述分組交換的特點和不足
四 分析設計
1.波形變換題目
從正弦波-方波-鋸齒波-方波,設計電路
2.74161計數器組成計數電路,分析幾進制的
3.用D觸發器構成2分頻電路
4.判斷MCS-51單片機的指令正確還是錯誤,并指出錯誤原因
(1) MUL R0,R1
(2) MOV A,@R7
(3) MOV A,#3000H
(4) MOVC @A DPTR,A
(5) LJMP #1000H ()
5.MCS-51單片機中,采用12Mhz時鐘,定時器T0采用模式1(16位計數器),請問在下面程序中, p1.0的輸出頻率