1. <tt id="5hhch"><source id="5hhch"></source></tt>
    1. <xmp id="5hhch"></xmp>

  2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

    <rp id="5hhch"></rp>
        <dfn id="5hhch"></dfn>

      1. 一種基于軟件無線電的通用調制器的設計和實現

        時間:2023-03-20 21:45:05 理工畢業論文 我要投稿
        • 相關推薦

        一種基于軟件無線電的通用調制器的設計和實現

        摘要:介紹一種基于軟件無線電的通用調制器的設計方法,給出了總體設計方案,說明了系統功能在DSP與FPGA之間的劃分及系統的工作流程,關鍵部分的硬件實現方法和軟件設計,給出了測量結果。

        上世紀90年代發展起來的軟件無線電SDR(Software Radio/Software-Defined Radio)的基本思想是:構造一個具有開放性、標準化、模塊化的通用硬件平臺,將各種功能用軟件完成。這是一種全新的思想,它一經提出就受到了廣泛的重視。但是,到目前為止,各國對軟件無線電的研究還非常有限。由于軟件無線電實現的前提是高度數字化,而現階段的器件水平還不能達到要求,同時軟件無線電的設計還缺乏統一標準,因而只能利用軟件無線電的思想,根據系統要求,對其結構適當調整,進行系統設計。

        本文采用可編程器件和專用器件相結合的設計方法和分層的設計思想,給出了一種基于軟件無線電的通用調制器的設計和實現方法,并給出了系統的測試結果。

        1 總體設計方案

        1.1 總體方案框圖

        通用調制器總體方案框圖如圖1所示。

        系統使用的主要器件有四個:通用DSP、可編程邏輯器件(FPGA)、可編程數字上變頻器和D/A變換器。其中的兩個主要芯片:通用DSP和FPGA均為通用可編程器件。這樣,在系統設計時,存在著通用器件的功能定義問題。為了使系統的功能在器件之間進行合理的分配,充分、有效地利用芯片資源,并使系統設計簡單、清晰,在軟件無線電體系結構的基礎上采用了分層的設計方法,將系統的結構分為三層:接口層、配置層和處理層。

        (1)接口層

        接口層用來與外界通信,控制整個系統的工作模式。接口采用DSP的主機并口(HPI)。圖1所示的外部控制器為PC機,即PC機的并口與DSP的HPI口相連并通信,將系統工作模式的控制參數傳遞給DSP。需要指出:任意帶并口通信方式的器件或儀器均可代替PC機,控制系統的工作模式。

        (2)配置層

        配置層用來給處理層配置參數,由通用DSP完成。DSP根據其主機并口接收到的控制參數調用相應的程序,計算出配置層所需要的各個參數值,并產生相應的時序信號,將計算結果配置給可編程器件FPGA和 數字上變頻器。

        (3)處理層

        處理層由FPGA、數字上變頻器和D/A轉換器組成。當FPGA和數字上變頻器的參數配置完后,處理層脫離配置層單獨工作。由FPGA產生對應特定比特流、特定調制方式的I、Q信號,并產生特定的時序信號將I、Q信號寫入數字上變頻器完成調制過程,再由D/A轉換器將數字信號變為模擬已調信號輸出。

        1.2 系統的工作過程

        系統的工作過程和圖2所示。

        系統的初始狀態是DSP等待主機接口(HPI)中斷。當DSP接收到主機接口中斷后,調用中斷程序。這個中斷程序將使DSP執行以下幾步:

        (1)首先將DSP的XF腳置高,這個信號變低可以使處理層退出工作狀態,進入參數配置狀態,同時放棄總線,并使DSP獲得總線控制權;

        (2)DSP從主機并口接收控制系統工作模式的有關參數;

        (3)DSP計算處理層需要的各項參數;

        (4)DSP將參數寫入處理層相應的地址;

        (5)DSP將XF腳置低,放棄總線控制權,并使處理層接管總線,進入工作狀態。

        (6)DSP重新進入等待主機接口中斷狀態。系統隨時可以根據需要改變工作模式,重新配置參數。

        2 硬件實現

        系統的硬件結構比較簡單,與總體方案框圖的結構基本相同。主要器件有:TI公司的DSP芯片TMS320VC5402、ALTERA公司的FPGA芯片EPF10K30RC240、HARRIS公司的數字上變頻器HSP50215和D/A轉換器HI5741。

        2.1 接口設計

        本設計充分考慮了系統與外界接口的設計?熏使系統具有很好的開放性和靈活性。

        TMS320VC5402的8-bit并行主機接口包含了許多控制信號線,使得它可以通過兩個觸發器與25針的并口直接相連。外部的設備或器件可以通過這個并口方便地控制系統的工作模式和狀態。

        在EPF10K30的內部邏輯設計中,有一個隨機比特流產生模塊,在這個模塊中也設計了比特流信號的輸入接口,使系統既可以對自身產生的比特流進行調制,也可以對外部輸入的比特流進行調制。

        另外,在EPF10K30和HSP50215的參考時鐘輸入引腳也設計了外部接口,通過這些接口可以用外部時鐘信號方便地控制系統工作的參考時鐘,適應用戶的需求。

        2.2 總線控制

        總線控制包括兩個方面:總線的電平轉換和總線控制權交接。

        由于HSP50215和EPF10K30均為+5V TTL器件,而TMS320VC5402的管腳為+3V TTL電平,因而需要進行電平轉換。所使用的芯片為帶三態輸出的電平轉換芯片SN74LS16244和SN74LS16245。前者為單向芯片,用于地址總線;后者為雙向芯片,用于數據總線。

        從圖1可以看出,系統某些信號線存在著復用的問題。這些信號線包括:HSP50215的數據、地址總線和寫控制信號線WR。它們同時與D

        【一種基于軟件無線電的通用調制器的設計和實現】相關文章:

        基于minigui的網真機界面的實現08-05

        都市頻道制作網的設計與實現05-29

        基于勝任力的企業個體績效管理流程設計06-03

        基于CS管理的房地產企業開發設計06-04

        基于PLC的斷路器型式試驗系統設計03-10

        基于web的異地并行設計與制造系統研究06-02

        城市旅游網站的設計與實現論文(精選6篇)05-07

        企業知識管理的實現技術和工具的電商論文05-02

        基于電話網絡的熱網遠程控制系統設計05-11

        基于業務和財務視域分析企業IT預算管理05-16

        国产高潮无套免费视频_久久九九兔免费精品6_99精品热6080YY久久_国产91久久久久久无码

        1. <tt id="5hhch"><source id="5hhch"></source></tt>
          1. <xmp id="5hhch"></xmp>

        2. <xmp id="5hhch"><rt id="5hhch"></rt></xmp>

          <rp id="5hhch"></rp>
              <dfn id="5hhch"></dfn>